+高级检索
0.25 μm CMOS工艺10位150 MHz流水线型ADC设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

基金项目:


A 10-b 150 MHz Pipeline ADC in 0.25 μm CMOS
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
    摘要:

    采用流水线结构完成了一个10位精度150 MHz采样率的模数转换器的设计.通过采用动态比较器降低电路的功耗.在采样保持电路中使用一种新颖的自举开关,可减小失真,使得电路在输入信号频率很高时仍具有很好的动态性能.芯片采用台积电(TSMC) 0.25 μm CMOS工艺,其有效面积为2.8 mm.测试结果表明,最大积分非线性误差和微分非线性误差分别为1.15 LSB和0.75 LSB;在150 MHz采样率下,对80 MHz信号转换的无杂散动态范围为52.4 dB;功耗为97 mW.

    Abstract:

    A 10-bit,150Msamples/s pipelined ADC is presented. The power of the ADC can be reduced by using dynamic comparators. The ADC has high dynamic performance when the input frequency is higher than the sampling frequency by using a bootstrap switch in the sample and holding amplifier (SHA). The ADC is fabricated in a TSMC 0.25 μm CMOS process and the active area is 2.8 mm . The measured integral and differential nonlinearity errors of the ADC at the full sampling rate are less than 1.15 LSB and 0.75 LSB, respectively. At the sampling rate of 150 MSample/s, it achieves a peak SFDR of 52.4 dB for an input frequency of 80 MHz. The power dissipation is 97 mW.

    参考文献
    相似文献
    引证文献
文章指标
  • PDF下载次数:
  • HTML阅读次数:
  • 摘要点击次数:
  • 引用次数:
引用本文

阳辉,何怡刚,黄姣英.0.25 μm CMOS工艺10位150 MHz流水线型ADC设计[J].湖南大学学报:自然科学版,2010,37(8):45~48

复制
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
作者稿件一经被我刊录用,如无特别声明,即视作同意授予我刊论文整体的全部复制传播的权利,包括但不限于复制权、发行权、信息网络传播权、广播权、表演权、翻译权、汇编权、改编权等著作使用权转让给我刊,我刊有权根据工作需要,允许合作的数据库、新媒体平台及其他数字平台进行数字传播和国际传播等。特此声明。
关闭