+高级检索
小数分频频率合成器中Σ-Δ调制器设计与实现
DOI:
作者:
作者单位:

作者简介:

通讯作者:

基金项目:


Design and Implementation of Σ-Δ Modulator in Fractional-N Frequency Synthesizer
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
    摘要:

    介绍了一种应用于小数分频频率合成器的Σ-Δ 调制器的设计,该调制器采用三阶级联的MASH1-1-1结构,并利用流水线技术,提高了调制器的工作频率.电路设计采用Verilog HDL硬件描述语言实现,基于QuartusⅡ工具进行测试验证,结果表明,调制器最高工作频率为240.56 MHz.最终采用SMIC 0.18 μm CMOS工艺,完成了电路版图设计.芯片面积为34 148.5 μm2,芯片总功耗为1.284 mW,与传统设计相比,面积降低了31.23%,功耗降低了46.14%.

    Abstract:

    This paper presented a design and implementation study of a three-order all-digital MASH Σ-Δ modulator, which can be used in Fractional-N Frequency Synthesizer applications. To achieve the desired operation frequency while providing low-power dissipation and small area, the pipelining technique was utilized in the design. The circuit was described by using the Verilog hardware description language, and the operating frequency of the modulator is 240.56 MHz based on QuartusⅡ. Eventually, the SMIC 0.18 μm CMOS process was adopted, and the circuit layout was completed. The chip's area is 34148.5 μm2, and the total power of the chip is 1.28 mW. Compared with traditional design, it can result in a 31.23% area reduction and 46.14% power reduction.

    参考文献
    相似文献
    引证文献
文章指标
  • PDF下载次数:
  • HTML阅读次数:
  • 摘要点击次数:
  • 引用次数:
引用本文

晏敏,徐欢,乔树山,杨红官,郑乾,戴荣新,程呈.小数分频频率合成器中Σ-Δ调制器设计与实现[J].湖南大学学报:自然科学版,2014,41(10):91~95

复制
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2014-11-08
  • 出版日期:
作者稿件一经被我刊录用,如无特别声明,即视作同意授予我刊论文整体的全部复制传播的权利,包括但不限于复制权、发行权、信息网络传播权、广播权、表演权、翻译权、汇编权、改编权等著作使用权转让给我刊,我刊有权根据工作需要,允许合作的数据库、新媒体平台及其他数字平台进行数字传播和国际传播等。特此声明。
关闭