+高级检索
基于多FPGA的片上网络模拟平台设计和实现
作者:

Design and Implementation of a Multi-FPGA Based Networks-on-Chip Emulation Platform
Author:
  • 摘要
  • | |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
    摘要:

    针对片上网络的设计和优化问题,提出了一种基于多FPGA的片上网络模拟平台结构,用于加速片上网络的功能验证和性能评估.通过层次化设计和分布式流量管理器等技术,有效地提高了系统的灵活性,加速了片上网络的设计空间搜索.实验结果表明,多FPGA模拟平台不仅相对于传统的软件仿真具有500~10 000倍的加速比,与其他片上网络模拟平台相比也具有明显的速度优势.

    Abstract:

    To address the design and optimization of Networks-on-Chip (NoC), a multi-FPGA based NoC emulation platform was proposed to speed up the functional verification and performance evaluation of NoC. By introducing hierarchical design approach and distributed traffic manager, the system flexibility is effectively improved while accelerating design space exploration (DSE) of NoC. The experiment result shows that the proposed emulation platform not only has a speedup of 500~10 000 times compared with classic software-based simulation method, but also outperforms other NoC platforms in emulation speed.

    参考文献
    相似文献
    引证文献
文章指标
  • PDF下载次数:
  • HTML阅读次数:
  • 摘要点击次数:
  • 引用次数:
引用本文

赵淳,梁利平.基于多FPGA的片上网络模拟平台设计和实现[J].湖南大学学报:自然科学版,2013,40(6):64~68

复制
历史
作者稿件一经被我刊录用,如无特别声明,即视作同意授予我刊论文整体的全部复制传播的权利,包括但不限于复制权、发行权、信息网络传播权、广播权、表演权、翻译权、汇编权、改编权等著作使用权转让给我刊,我刊有权根据工作需要,允许合作的数据库、新媒体平台及其他数字平台进行数字传播和国际传播等。特此声明。
关闭